E X P

关于 PCI Express 的消息

PCI-SIG发布CopprLink线缆规范:适用于PCIe 5.0和6.0标准

去年11月,PCI-SIG在美国丹佛科罗拉多会议中心举行了SC23会议,向成员展示了PCIe技术演示和新的PCI快速线缆命名方案,强调了PCIe技术是高性能计算互连的首选。PCI-SIG表示,PCIe内部和外部线缆新命名方案为“CopprLink”,相关规范正在制定当中,将满足PCIe 5.0和PCIe 6.0标准的使用要求。

PCI-SIG公布PCIe 7.0规范的0.5版本:向成员提供完整草案

在2022年PCI-SIG开发者大会上,PCI-SIG庆祝其成立三十周年,并宣布了下一代的PCIe 7.0规范,计划在2025年向其成员发布。近日PCI-SIG宣布,推出PCIe 7.0规范的0.5版本,可供成员审查。这是PCIe 7.0规范的正式初稿,纳入了2023年6月发布0.3版本后从成员那里收到的所有反馈。

PCI-SIG确认PCIe 5.0/6.0将使用新线缆设计,名为“CopprLink”

近日PCI-SIG在美国丹佛科罗拉多会议中心举行了SC23会议,向成员展示了PCIe技术演示和新的PCI快速线缆命名方案,强调了PCIe技术是高性能计算互连的首选。PCI-SIG表示,PCIe内部和外部线缆新命名方案为“CopprLink”,目前正在制定PCIe 5.0和PCIe 6.0的内部和外部线缆规范,目标是今年内发布。

PCI-SIG探索新的连接方式:以光互连实现更高的PCIe技术性能

PCI-SIG今天宣布,将成立一个新的工作组,负责开发通过光连接的方式提供PCI Express(PCIe)技术。PCI-SIG的光连接工作组寻求广泛的光学技术支持,同时可能会开发特定技术的外形尺寸。

PCI-SIG公布PCIe 7.0规范的0.3版本:目标2027年x16插槽提供512GB/s的速度

在2022年PCI-SIG开发者大会上,PCI-SIG庆祝其成立三十周年,并宣布了下一代的PCIe 7.0规范,计划在2025年向其成员发布。近日PCI-SIG宣布,发布PCIe 7.0规范的0.3版本。这标志着PCIe 7.0规范的新成就,表明PCI-SIG组织成员已经就即将推出的技术的关键特征和架构达成了一致。

Rambus推出PCIe 6.0接口子系统,面向下一代高性能数据中心和AI SoC解决方案

Rambus宣布,推出PCI Express(PCIe 6.0)接口子系统,由PHY和控制器IP组成,同时还支持最新的Compute EXpress Link(CXL)3.0规范,旨在为下一代高性能数据中心和AI SoC解决方案提供支持。

PCI-SIG宣布PCIe 7.0规范将达到128 GT/s,数据传输速率再次倍增

PCI-SIG在2019年6月开始PCIe 6.0规范的相关制定工作,在经历了两年零七个月后,PCI-SIG在2022年1月正式向其成员发布了PCIe 6.0规范。预计相关支持PCIe 6.0规范的产品,很可能要到2023年底或2024年的某个时候才会上市。

Rambus发布PCIe 6.0控制器:为下一代数据中心提供64 GT/s的传输速率

PCI-SIG在2022年1月正式向其成员发布了PCIe 6.0规范,PCIe新规范让带宽再次翻倍。PCI-SIG表示,PCIe 6.0规范的发布将有利于数据密集型市场,比如高性能计算(HPC)、数据中心、边缘计算、人工智能和机器学习(AI/ML)、汽车、物联网(IoT)以及航空航天等,并进一步加强了PCI Express作为高速互联的接口。

PCI-SIG正式发布PCIe 6.0规范,将有利于数据密集型市场

PCI-SIG在2019年6月开始PCIe 6.0规范的相关制定工作,在经历了两年零七个月后,PCI-SIG在2022年1月正式向其成员发布PCIe 6.0规范。新规范是在PCIe 5.0规范发布不到三年后推出的,同时也兑现了PCI-SIG的承诺,即每发布一个PCIe新规范就会让带宽翻倍。

Cadence发布PCIe 6.0 IP测试芯片设计套件,采用台积电5nm工艺制造

大概在一个月前,PCI-SIG宣布PCIe 6.0已经到了0.9版本,相当于最终草案阶段。目前PCI-SIG成员正在对技术进行内部审查,以确保其知识产权和专利。除非出现重大问题,否则不允许进行任何功能上的修改,相关企业也可以开始在产品中采用PCIe 6.0。

PCIe 6.0规范进入最终草案阶段:×16通道单向速度达128 GB/s

PCI-SIG在2019年6月开始PCIe 6.0相关工作,在经历了两年零四个月后,目前PCIe 6.0已经到了0.9版本,相当于最终草案阶段。PCI-SIG成员正在对技术进行内部审查,以确保其知识产权和专利。除非出现重大问题,否则不允许进行任何功能上的修改。这意味着相关的公司可以开始在产品中采用PCIe 6.0,以确保产品符合规范草案。

PCIe 6.0规范走到里程碑:完整的协议草案已经准备就绪

PCIe 6.0规范在本周取得了一个重要的阶段性胜利,PCI-SIG向其成员发布了0.7版本规格。

帮你更好的了解PCIe 4.0:3DMark上线相关功能测试

AMD Ryzen 3000系列处理器和X570主板马上就要开售了。除了IPC和缓存、核心数等方面的提升,目前大家最关心的应该就是PCIe 4.0相关内容了。今天Underwriters Laboratories(UL)旗下的3DMark上线了PCI Express功能测试,可以用来测试PCIe接口为显卡提供的带宽,可以更加直观的反映出不同PCIe版本的区别,从而为玩家选择主板和显卡提供参考。

主板上的高速铁路,PCI-E 3.0技术及发展一览

  电影《功夫》里的终极BOSS火云邪神说过一句话:“天下武功,无坚不破,唯快不破”,功夫再高也怕被人一招秒杀。这说明无论是防守还是进攻,速度都是决定性因素,对速度有着极度渴求的还有电脑上的系统总线(System Bus)。   系统总线是“是用来连接微处理器与其他部件的一束信号线, 通过系统总线架起了微处理器与其他部件之间进行信息传递的通道。”,它的历史悠久,三十年前个人电脑(PC)刚刚问世的时候就开始存在,但是相比PC部件中的CPU、显卡1-2年就要换一代的发展速度,系统总线的发展可谓龟速,自从IBM于1982主导制定了ISA(Industry Standard Architecture,工业标准体系)以来,只有ISA、92年发布的PCI和2001年发布的PCI Express(以下简称PCI-E)三种标准规范,基本上每隔10年才更换一次架构,目前的主流是PCI-E 2.0,我们能见到的主板上大都会有一个PCI-E 2.0插槽。

加载更多
热门文章
1AMD Strix Halo渲染图:GCD极其巨大,比两个CCD加起来都要大
2微星推出PAG FORGE M100L机箱:12个风扇位,支持400mm显卡,售价219元
3目前DP80 UHBR认证线材最长仅1.2米,难以满足DP 2.1 UHBR20实际使用需求
4长江存储推出PC41Q:旗下首款商用消费级QLC SSD,最大2TB,双尺寸可选
5索尼可能在开发新款PlayStation掌机,首发运行PS4游戏
6AMD宣布Alveo V80计算加速卡量产:配32GB HBM2E,针对内存密集型工作负载
7育碧公布《不羁联盟》PC配置要求:4K需要RX 6800 XT或RTX 3080
8夏日游戏节2024公布第一批合作伙伴,超过55间厂商加入
9英特尔Arc显卡31.0.101.5522 WHQL驱动:为近期新游戏和重要更新进行优化